您的当前位置:首页 > 百科 > 百纳米完胜7纳米?清华团队提出全新芯片架构,下场已经在《做作》杂志宣告 正文
时间:2024-11-16 08:31:01 来源:网络整理 编辑:百科
原问题:百纳米完胜7纳米?清华团队提出全新芯片架构,下场已经在《做作》杂志宣告中国科协宣告的2023严正迷信下场中,“若何实现低能耗家养智能”被排在首位,清华大学团队的谜底是——用光电模拟芯片。据清华
中国科协宣告的米完米清2023严正迷信下场中,“若何实现低能耗家养智能”被排在首位,胜纳清华大学团队的华团谜底是——用光电模拟芯片 。
据清华大学民间收集往事宣告平台“清华往事网”报道,队提清华大学自动化系戴琼海院士、出全场已吴嘉敏助理教付与电子工程系方璐副教授 、新芯乔飞副钻研员散漫攻关,片架提出了一种“解脱”摩尔定律的构下告全新合计架构 :光电模拟芯片(ACCEL) ,算力抵达当初高功能商用芯片的作杂志宣3000余倍。
假如用交通工具的百纳运行光阴来类比芯片中信息流合计的光阴 ,那末这枚芯片的米完米清泛起 ,至关于将京广高铁8小时的胜纳运行光阴延早退8秒钟。
除了惊人的华团算力优势,清华大学正在开拓的队提这枚芯片还在能效有清晰提升,制作门槛也有望大大飞腾 。
在研发团队演示的智能视觉使命以及交通场景合计中,光电融会芯片的零星级能效(单元能量可妨碍的运算数)实测抵达了74.8 Peta-OPS/W,是现有高功能芯片的400万余倍。抽象地说 ,原本供现有芯片使命一小时的电量,可供它使命500多年 。而在超低功耗下运行的光电融会芯片将有助于大幅度改善芯片发烧下场,为芯片的未来妄想带来全方位突破。
制作方面,该芯片光学部份的加工最小线宽仅接管百纳米级,而电路部份仅接管180nm CMOS工艺 ,已经取患上比7纳米制程的高功能芯片多个数目级的功能提升。与此同时,其所运用的质料重大易患,造价仅为后者的多少颇为之一。
相关下场以“高速视觉使掷中的纯模拟光电芯片”(All-analog photo-electronic chip for high-speed vision tasks)为题,以长文(article)方式宣告在《做作》(Nature)期刊上 。该课题患上到科技部2030“新一代家养智能”严正名目 、国家做作迷信基金委根基迷信中间名目等的反对于。
光合计芯片,即以光为载体的合计芯片 ,运用光转达中照料的信息妨碍合计。
随着晶体管尺寸挨近物理极限,近十年内摩尔定律已经放缓致使面临失效。若何构建新一代合计架构 ,建树家养智能时期的芯片“新”秩序,成为国内社会高度关注的前沿热门 。光合计以其超高的并行度以及速率 ,被以为是未来倾覆性合计架构的最有力相助妄想之一。
可是用光来做合计,仍面临良多国内难题